Functional decomposition of combinational logic circuits with PKmin
cytuj
pobierz pliki
RIS BIB ENDNOTEWybierz format
RIS BIB ENDNOTEFunctional decomposition of combinational logic circuits with PKmin
Data publikacji: 28.12.2016
Czasopismo Techniczne, 2016, Elektrotechnika Zeszyt 2-E 2016, s. 191 - 202
https://doi.org/10.4467/2353737XCT.16.257.6056Autorzy
Functional decomposition of combinational logic circuits with PKmin
In this paper, an application of the PKmin program for functional decomposition of multi- input multi-output combinational circuits is presented. The main focus is on balanced multi- level decomposition of logic circuits into minimal number of blocks, such as LUTs in FPGAs. Reduction of the input redundancy is available. Decomposition schemes include parallel, joint/ disjoint serial and a mixed one. The decomposition with PKmin can be automated by means of a heuristic algorithm or can be supervised by the designer. A distinctive feature of PKmin is the visualization of the design steps and the final layout of blocks and their interconnections. PKmin is compared in an example with the program DEMAIN.
Informacje: Czasopismo Techniczne, 2016, Elektrotechnika Zeszyt 2-E 2016, s. 191 - 202
Typ artykułu: Oryginalny artykuł naukowy
Tytuły:
Functional decomposition of combinational logic circuits with PKmin
Functional decomposition of combinational logic circuits with PKmin
Zakład Rozwoju Regionalnego, Instytut Geografii, Wydział Oceanografii i Geografii, Uniwersytet Gdański, Bażyńskiego 4, 80-309 Gdańsk
Katedra Automatyki i Technik Informacyjnych, Wydział Elektrotechniki i Inżynierii Komputerowej, Politechnika Krakowska; Katedra Komputerowych Systemów Automatyki, Instytut Technologii Komputerowych, Automatyki i Metrologii, Uniwersytet Narodowy „Lvivska Politechnika”
Publikacja: 28.12.2016
Status artykułu: Otwarte
Licencja: Żadna
Udział procentowy autorów:
Korekty artykułu:
-Języki publikacji:
AngielskiLiczba wyświetleń: 2991
Liczba pobrań: 3613