Synthesis of 2-level combinatorial circuits with PKmin
cytuj
pobierz pliki
RIS BIB ENDNOTEWybierz format
RIS BIB ENDNOTESynthesis of 2-level combinatorial circuits with PKmin
Data publikacji: 2012
Czasopismo Techniczne, 2012, Automatyka Zeszyt 1-AC (25) 2012, s. 1 - 1
https://doi.org/10.4467/2353737XCT.14.007.1784Autorzy
Synthesis of 2-level combinatorial circuits with PKmin
In this paper a new design tool is presented that is useful in automated synthesis of combinatorial logic. PKmin program is devoted for synthesis of 2-level circuits composed of gates and PLAs, multi-level circuits and a functional decomposition of logical functions for LUT-based logic implementations in FPGA. It has been built on the basis of the research conducted at Cracow University of Technology. In the paper design algorithms implemented in PKmin are mutually compared. Then, an experimental efficiency comparison of gate and PLA-based 2-level synthesis with PKmin and Espresso design tools is reported.
Informacje: Czasopismo Techniczne, 2012, Automatyka Zeszyt 1-AC (25) 2012, s. 1 - 1
Typ artykułu: Oryginalny artykuł naukowy
Tytuły:
Synthesis of 2-level combinatorial circuits with PKmin
Synthesis of 2-level combinatorial circuits with PKmin
Katedra Automatyki i Technik Informacyjnych, Wydział Elektrotechniki i Inżynierii Komputerowej, Politechnika Krakowska; Katedra Komputerowych Systemów Automatyki, Instytut Technologii Komputerowych, Automatyki i Metrologii, Uniwersytet Narodowy „Lvivska Politechnika”
Zakład Rozwoju Regionalnego, Instytut Geografii, Wydział Oceanografii i Geografii, Uniwersytet Gdański, Bażyńskiego 4, 80-309 Gdańsk
Publikacja: 2012
Status artykułu: Otwarte
Licencja: Żadna
Udział procentowy autorów:
Korekty artykułu:
-Języki publikacji:
PolskiLiczba wyświetleń: 3523
Liczba pobrań: 2531